本帖最后由 凡星点点 于 2013-7-22 22:09 编辑
此电路的作者是土耳其的默默德 奥兹柏克。 MCU 在 I/O 管脚加一个高逻辑电平,使Q2导通,将Node A 拉低至低点评,打开Q3, 关闭Q4, Node B 上的电压变为15V,Q1关断。 然后,MCU将I/O管脚切换为低,Q2关,Q1关,通过R1, 缓慢升至高逻辑电平,当Node A上的电压达到Q3和Q4构成的反相器开关值时,Q3关,Q4通。 这个设计节约了一些I/O管脚,但是增加了功耗。元器件查询EP2C35 http://www.ic5.cn/partno_EP2C35.html
|